博運(yùn)發(fā)---歡迎客戶朋友來我司工廠考察指導(dǎo)!

24H熱線:189 2743 2288

QQ: 3007963705

工業(yè)級電路板核心廠家

一站式PCBA制造服務(wù)專家

在PCB設(shè)計(jì)中要注意哪些要點(diǎn)?

發(fā)布時(shí)間:2017-12-14

0

PCB設(shè)計(jì)在整個(gè)電路板中非常重要,它決定著整個(gè)線路板的基礎(chǔ)。博運(yùn)發(fā)總結(jié)了在PCB設(shè)計(jì)中一些需要注意的要點(diǎn),以供參考。 

1、選擇PCB板材 

選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高

速的PCB板子(大于GHz的頻率)時(shí)這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個(gè)GHz的頻率時(shí)的介質(zhì)損(dielect

ric loss)會對信號衰減 有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介 質(zhì)損在所設(shè)計(jì)的

頻率是否合用。 

2、避免高頻干擾 

避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_ (Crosstalk)??捎美蟾咚傩盘柡湍M信號之

間的距離,或加ground guard/shunt traces 在模擬信號旁邊,還要注意數(shù)字地對模擬地的噪聲干擾。 

3、解決信號的完整性問題 

信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗 (output impedance),走線的特性阻

抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。 

4、實(shí)現(xiàn)差分布線方式 

差分對的布線有兩點(diǎn)要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距 由差分阻抗決定)要一直保持不變,也

就是要保持平行。平行的方式有兩種,一為兩條線走 在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。

一般以前者 side-by-side實(shí)現(xiàn)的方式較多。 

5、在只有一個(gè)輸出端的時(shí)鐘信號線情況下,實(shí)現(xiàn)差分布線 

要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個(gè)輸出端的時(shí) 鐘信號是無法使用差分布線的。 

6、接收端差分線對間的匹配電阻 

接收端差分線對間的匹配電阻通常會加,其值應(yīng)等于差分阻抗的值。這樣信號品質(zhì)會好些。 

7、差分對的布線要靠近且平行 

對差分對的布線方式應(yīng)該要適當(dāng)?shù)目拷移叫?。所謂適當(dāng)?shù)目拷且驗(yàn)檫@間距會影響到差分 阻抗(differential impedance)的值,

此值是設(shè)計(jì)差分對的重要參數(shù)。需要平行也是因?yàn)橐3植罘肿杩沟囊恢滦?。若兩線忽遠(yuǎn)忽近,差分阻抗就會不一致,就會影響

信號完整性 (signal integrity)及時(shí)間延遲(timing delay)。 

聯(lián)系我們

24小時(shí)客服熱銷

189 2743 2288

發(fā)電子郵件

byfpcb@163.com

CopyRight © 深圳市博運(yùn)發(fā)科技有限公司 版權(quán)所有 粵ICP備17020201號 網(wǎng)站地圖
  • 友情鏈接:

請您留言